Skip to content
——–——–——–——–——–————–——–——–——––————–——–——–——––
Bài 1: Tổng Quan Arm Cortex Phần 1
Bài 2: Tổng Quan Arm Cortex Phần 2
Bài 3: Tổng Quan Arm Cortex Phần 3
Bài 4: Chế Độ Hoạt Động
Bài 5: System Exceptions
Bài 6: Stack Frame When Exception
Bài 7: Aligned Và Unaligned Address
Bài 8: Bus Matrix
Bài 9: T Bit Trong EPSR
Bài 10: MSP And PSP
Bài 11: The Pipeline
Bài 12: Memory Mapped And Non Memory Mapped Registers
Bài 13: The Privilege Levels
Bài 14: Exception Entry Sequence
Bài 15: Exit Interrupt Sequence
Bài 16: Bit Banding
Bài 17: AAPCS
Bài 18: PendSV Exception (RTOS)
Bài 19: SVCall Exception Phần 1
Bài 20: SVCall Exception Phần 2
Bài 21: RTOS
Bài 22: Cache
Bài 23: MPU
Bài 24: FPU
Bài 25: Change Interrupt Functions In Runtime
Bài 26: Why Priority Bits Were Implemented By Cutting Out The LSB Part ?
Bài 27: Interrupt Priority
Bài 28: Booting From Sram
Bài 29: Race Conditions
Bài 30: Sema4
Bài 31: Multi Cores
Bài 32: Function Được Execute Ở Ram
Bài 33: Lỗi Không Ép Kiểu
Bài 34: Tính Size Của 1 Function
Bài 35: Bootloader
Bài 36: Errata
Bài 37: Stack OverFlow
Embedded Systems Programming on ARM Cortex-M3M4 Processor Phần 1
Embedded Systems Programming on ARM Cortex-M3M4 Processor Phần 2
Embedded Systems Programming on ARM Cortex-M3M4 Processor Phần 3
Embedded Systems Programming on ARM Cortex-M3M4 Processor Phần 4
stm32f4-arm-cortex-mx-custom-bootloader-development Phần 1
stm32f4-arm-cortex-mx-custom-bootloader-development Phần 2
update hết đi a